Pubblicità | ARCHIVIO | FRASI IMPORTANTI | PICCOLO VOCABOLARIO
 













MARKETPRESS
  Notiziario
  Archivio
  Archivio Storico
  Visite a Marketpress
  Frasi importanti
  Piccolo vocabolario
  Programmi sul web








  LOGIN


Username
 
Password
 
     
   


 
Notiziario Marketpress di Giovedì 23 Ottobre 2003
 
   
  RENESAS PRESENTA UN NUOVO MICROCONTROLLORE CISC DA 32-BIT CHE OFFRE ELEVATE PRESTAZIONI PER APPLICAZIONI PRICE-SENSITIVE

 
   
  Milano, 23 ottobre 2003 – Renesas Technology Corp. Ha annunciato H8sx/1650, il primo prodotto della nuova famiglia H8sx di microcontrollori Cisc da 32-bit. Questo dispositivo, Romless, ha un eccellente rapporto qualità-prezzo, garantendo sistemi dalle elevate prestazioni ad un costo inferiore rispetto a soluzioni alternative. H8sx/1650 è ideale per le applicazioni price-sensitive, che richiedono un’elevata memoria esterna, come per esempio le stampanti o le unità a disco ottiche. Il dispositivo mantiene la compatibilità con l’attuale core di Cpu H8s/2600 da 16-bit. H8sx/1650 fornisce 35 Dmips e raggiunge una frequenza massima di 35 Mhz con un tempo di esecuzione d’istruzione minimo di 28,6 ns. Costruito con un processo Cmos a 0,18 micron, il dispositivo offre 24 Kbyte di memoria Ram ed una serie di funzioni periferiche, che comprendono un controllore di bus (Bsc), un controllore per il trasferimento dei dati (Dtc, un’alternativa versatile al controllore Dma) e un’unità timer pulse (Tpu) a 6 canali, con molteplici caratteristiche, quali Input-capture e Output-compare , e la possibilità di generare uscite Pwm. La famiglia H8sx è basata su una nuova architettura in grado di fornire prestazioni di 50 Dmips e di raggiungere una frequenza massima di 50 Mhz. Questi dispositivi sono dotati di un bus esterno da 32 bit , di una funzione di moltiplicazione/divisione integrata e di un set d’istruzione ottimizzato. Grazie alla nuova architettura, la potenza di esecuzione è triplicata rispetto al nucleo Cpu H8s/2600 da 16-bit e l’accesso alla memoria esterna e ai dispositivi Asic è semplificato. Per semplificare la connessione ai dispositivi periferici, l’architettura di H8sx incorpora una funzione per convertire i dati nel formato little-endian. E’, inoltre, caratterizzata da un’interfaccia I/o di address/data, che può essere programmata indipendentemente per ogni area di spazio indirizzi, riducendo il il numero di dispositivi esterni necessari in un sistema e la complessità circuitale. L’architettura dei dispositivi H8sx è dotata di 18 nuove istruzioni (87 in totale) e di tre ulteriori modalità di indirizzamento (11 in totale). Inoltre, sono stati introdotti nuovi registri (registro di base short address, Sbr, e registro di base per i vettori di interrupt, Vbr), che permettono accessi di memoria da “8-bit assoluti” e movimento dinamico della tabella dei vettori di interrupt all’interno dell’intero spazio di indirizzamento. Attraverso l’utilizzo di questi nuovi registri ed istruzioni, il core H8sx riduce tipicamente la dimensione del codice di applicazione del 17 percento (rispetto al core H8s). La ridotta dimensione del codice permette di inserire più programmi all’interno della memoria disponibile. Inoltre, il maggior spazio di indirizzo dell’architettura, fino a 4 Gbyte, è in grado di contenere programmi più pesanti e maggiori dimensioni di dati, utilizzati dai sistemi embedded che forniscono funzionalità più complesse. La famiglia H8sx è supportata dall’emulatore in-circuit E6000h dotato delle più complete caratteristiche, per aiutare lo sviluppo dei sistemi embedded. Inoltre, è disponibile High-performance Embedded Workshop (Hew), un versatile ambiente di sviluppo del codice, con strumenti software completamente integrati (editor, compilatore C, assemblatore, linker, libreria e simulatore). Sia l’emulatore E6000h sia l’ambiente di sviluppo del codice Hew saranno disponibili a partire dal mese di novembre 2003. Il dispositivo H8sx/1650 è attualmente disponibile in un package Qfp da 120-pin.  
   
 

<<BACK